สถาปัตยกรรมแบบ RISC ซีพียู(CPU) ต้องประมวลผลชุดคำสั่งด้วยเวลาหรือไซเคิลที่แน่นอน เพียง 1 ไซเคิลต่อคำสั่งเท่านั้น และลดจำนวนคำสั่งให้เหลือเพียงชุดคำสั่งพื้นฐานที่สำคัญ อีกทั้งสร้างรูปแบบกระบวณการถอดรหัสชุดคำสั่งโดยใช้หลักการทำงานส่งผ่านชุดคำสั่งแบบไปป์ไลน์ (Pipeline) จึงนับว่าสถาปัตยกรรมที่ได้นั้น สามารถแก้ปัญหาในเรื่องความเร็วในการประมวลผลและความซับซ้อนของสถาปัตยกรรมแบบ CISC ได้ โดยที่ RISC จะใช้รูปแบบการประมวลผลข้อมูลง่าย ๆ แต่ไปเน้นการพัฒนาประสิทธิภาพของฮาร์แวร์ให้มีความเร็วสูงขึ้น ดังนั้นการออกแบบซีพียู (CPU) ไม่ซับซ้อนเหมือนอย่าง CISC จึงง่ายต่อการพัฒนาประสิทธิภาพของฮาร์แวร์ให้ทำงานได้เร็วขึ้น ต่อมาได้มีการนำเอาซีพียูที่ใช้สถาปัตยกรรมแบบ RISC สร้างเป็นไมโครคอนโทรลเลอร์(Microcontroller) ในตระกูลต่าง ๆเช่น ARM,AVR และ PIC เป็นต้น
วันจันทร์ที่ 5 เมษายน พ.ศ. 2553
สมัครสมาชิก:
ส่งความคิดเห็น (Atom)
ไม่มีความคิดเห็น:
แสดงความคิดเห็น